Disciplines
Institutions
Contribute
Search
Add Thesis
Add Researcher
Add Institution
researcher /
Ahmed Amine Jerraya
Ahmed Amine Jerraya
at_id:
orcid_id:
Disciplines:
Computer sciences
Electrical engineering
Industrial engineering
Edit
Merge
See Links
Thesis:
Contribution à la compilation de silicium et au compilateur SYCO
Directed Thesis:
Architectures multiprocesseurs pour applications de télécommunication basées sur les technologies d'intégration 3D
Estimation de performance du logiciel en systèmes multiprocesseur monopuces
Conception de haut niveau des MPSoCs à partir d'une spécification Simulink : passerelle entre la conception au niveau système et la génération d'architecture
Synthèse des interfaces de communication dans la conception des systèmes monopuces : de la spécification à la génération automatique
Étude des interfaces logicielles/matérielles dans le cadre des systèmes multiprocesseurs monopuces et des modèles de programmation parallèle de haut niveau
Conception des systèmes monopuce multiprocesseur : de la simulation vers la réalisation
Génération automatique de modèles de simulation pour la validation de systèmes hétérogènes embarqués
Modélisation et validation des systèmes hétérogènes : définition d'un modèle d'exécution
Modèles d'intégration d'outils et de composants logiciel/matériel pour la conception des systèmes hétérogènes embarqués
Prototypage basé sur une plateforme reconfigurable pour la vérification des systèmes monopuces
Partitionnement des services de communication en vue de la génération automatique des interfaces logicielles / matérielles
Approche d'assemblage systématique d'éléments d'interface pour la génération d'architecture multiprocesseur
Conception des interfaces logiciel-matériel pour l'intégration des mémoires globales dans les systèmes monopuces
Spécification et validation des systèmes hétérogènes embarqués
Exploration et conception systématique d'architectures multiprocesseurs monopuces dédiées à des application spécifiques
Conception des systèmes hétérogènes multilangages
Génération de système d'exploitation pour le ciblage de logiciel multitâche sur des architectures multiprocesseurs hétérogènes dans le cadre des systèmes embarqués spécifiques
Cosimulation multiniveaux dans un flot de conception multilangage
Synthèse comportementale basée sur l'ordonnancement
Conception des systèmes hétérogènes multilangages
Synthèse architecturale flexible
Conception de blocs réutilisables réflexion sur la méthodologie
Prototype virtuel pour la génération des architectures mixtes logicielles-matérielles
Découpage transformationnel pour la conception de systèmes mixtes logiciel-matériel
Outils pour l'exploration d'architectures programmables embarquées dans le cadre d'applications industrielles
Compilateurs multicibles et outils pour les processeurs embarqués dans le cadre d'applications industrielles
Méthodologie pour l'application industrielle de la synthèse comportementale
Spécifications systèmes et synthèse de la communication pour le co-design logiciel/matériel
Ordonnancement et optimisations pour la synthèse de haut niveau des circuits de controle
Synthèse au niveau système et conception de systèmes mixtes logiciels-matériels
Ingénierie des systèmes complexes avec la méthode de conception concurrente co-design matériel/logiciel : application aux calculateurs embarqués
Exploration des liens entre la synthèse de haut niveau (HLS) et la synthèse au niveau transferts de registres (RTL)
Exploitation de la hiérarchie et de la réutilisation de blocs existants par la synthèse de haut niveau
Prototypage rapide d'architectures mixtes logiciels/matériels à partir de modèles mixtes C-VHDL
Synthèse architecturale interactive et flexible
Etude des liens entre la synthèse architecturale et la synthèse au niveau transfert de registres
Compilation de silicium : du circuit au système
Amical : un assistant pour la synthèse et l'exploration architecturale des circuits de commande