thesis

Conception et test d'un circuit intégré (ASIC) : application aux chambres multifils et aux photomultiplicateurs de l'expérience GRAAL

Defense date:

Jan. 1, 1995

Edit

Disciplines:

Authors:

Directors:

Abstract EN:

Pas de résumé disponible.

Abstract FR:

Le projet de physique nucleaire graal installe a grenoble aupres du synchrotron europeen (esrf), fournit un faisceau de photons etiquetes de haute energie (jusqu'a 1,5 gev). Ce faisceau, produit par retrodiffusion compton, est facilement polarisable et il permet de sonder d'une maniere originale la structure du nucleon. L'ensemble de detection associe comprend entre autres, des chambres a fils proportionnelles et des hodoscopes de scintillateurs. Un ensemble de six asic (application specific integrated circuit) a ete developpe, il assure le traitement des signaux des detecteurs et le conditionnement des donnees jusqu'au systeme d'acquisition. Cette electronique integree permet l'implantation des circuits directement sur les detecteurs. Les avantages evidents qui en decoulent sont une meilleure qualite des signaux et une fiabilite accrue, toutes deux dues a la reduction de la longueur et du nombre des connexions. Le wire processor (wp), asic concu et teste durant cette these, permet le traitement des signaux issus des fils de chambres ou des photomultiplicateurs. Le circuit comprend deux voies identiques qui permettent: l'amplification, la discrimination d'amplitude, la generation d'un retard programmable et l'ecriture dans une memoire deux etats, si la mise en coincidence avec un signal exterieur de validation a eue lieu. La mesure de l'efficacite d'une chambre a fils a permis de montrer le bon fonctionnement du wp, de l'electronique de conditionnement des donnees, du systeme d'acquisition et de la chambre elle meme