thesis

Architecture haute performance pour un système ATM : étude, conception et réalisation

Defense date:

Jan. 1, 1996

Edit

Institution:

Grenoble INPG

Disciplines:

Directors:

Abstract EN:

Pas de résumé disponible.

Abstract FR:

De nos jours, les reseaux locaux (lans) constituent le support de communication de la majorite des applications distribuees basees sur ethernet et token-ring. L'evolution actuelle tend vers l'utilisation des reseaux rapides comme fddi, dqdb. Pour permettre l'utilisation des reseaux existants, une solution consiste a considerer atm comme une nouvelle technologie d'interconnexion de reseaux classiques. Le rnis-lb apparait a cet egard comme une solution adequate pour l'interconnexion et le deploiement de la technologie atm. Cette these traite l'architecture, les interfaces et la conception de systemes selon des criteres de hautes performances des systemes de communications et propose un nouveau concept d'architecture. De nombreux facteurs tels que les techniques d'implementation, l'efficacite de gestion des structures de donnees et de la memoire sont aussi importantes que la technique employee pour fournir le service. Nous avons realise une implementation haute performances dont le traitement de paquets est realise d'une maniere virtuelle limitant ainsi la copie a une ecriture et une lecture dans la memoire tampon du systeme. Ces techniques sont utilisees dans la realisation d'unites d'interconnexion (iwu) rapides entre le reseau atm et les reseaux locaux lan ou man. Pour le controle de trafic, nous avons propose un controleur de debit crete base sur une memoire classique et un autre base sur une memoire associative (cam). L'integration vlsi de cette derniere est plus prometteuse car necessitant seulement une memoire associative de petite taille. Enfin, les principaux resultats d'analyse des differentes strategies de gestion memoire sont presentes et evalues