thesis

Processeur 32 bits en virgule flottante : techniques de validation fonctionnelle, electrique et test a la conception

Defense date:

Jan. 1, 1990

Edit

Institution:

Paris 6

Disciplines:

Directors:

Abstract EN:

Pas de résumé disponible.

Abstract FR:

Cette these developpe deux aspects de la conception des circuits integres: 1) le premier aspect correspond a la methodologie d'implantation du processeur de calcul en virgule flottante developpe au laboratoire masi par l'equipe de cao & vlsi de l'universite pierre et marie curie, 2) le deuxieme aspect presente les travaux concernant une methodologie de test a la conception conduisant aussi bien a la validation fonctionnelle et electrique au cours de la conception qu'a la testabilite apres fabrication. Le premier aspect a des implications a differents niveaux: 1) au niveau assemblage par l'introduction d'une methodologie de conception specifique au circuit, 2) au niveau electrique pour le choix et la conception d'une bibliotheque de cellules standards qui tient compte des caracteristiques dynamiques des signaux sur chaque nud du circuit. Le deuxieme aspect a pour resultat l'introduction d'une technique originale de recherche de vecteurs de test. De meme, la validation fonctionnelle de ce circuit sera invoquee en resolvant les principaux problemes de coherence entre les masques dessines et la liste des interconnexions