Compilation de chemins de donnees optimises pour circuits vlsi
Institution:
Paris 6Disciplines:
Directors:
Abstract EN:
Pas de résumé disponible.
Abstract FR:
Cette these propose une nouvelle methode pour la compilation physique des chemins de donnees hautes performances. Les methodes existantes utilisent des techniques dediees qui manquent de souplesse, comparees aux techniques utilisant des cellules precaracterisees. Notre methode vise a la fois les performances des techniques dediees et la souplesse des techniques basees sur des cellules precaracterisees. Pour atteindre cet objectif, cinq principes de base ont ete mis au point: la portabilite technologique, le traitement des irregularites, la multi-accessibilite des connecteurs, une complexite d'interconnexions quelconque et un langage de specification dedie. Les algorithmes de placement/routage ont ete adaptes aux structures topologiques en tranches, afin d'optimiser au maximum les performances des chemins de donnees compiles. Le placement est base sur une methode d'aboutement permettant de partager des objets entre des cellules feuilles voisines. Le routage est essentiellement effectue au-dessus des cellules. Les connexions intra-tranches sont generalement assurees en vis-a-vis, grace a l'efficacite des connecteurs virtuels et de l'algorithme de routage correspondant. Pour valider les differents principes de base, un compilateur de chemins de donnees a ete developpe dans le cadre du projet europeen idps. Cet outil, appele fitpath, a ete utilise pour concevoir plusieurs chemins de donnees reels pour differentes applications. Les chemins de donnees du circuit stacs, d'une complexite totale de 875. 000 transistors, ont ete concus a l'aide de fitpath. Les performances en densite et en temps de propagation sont tres encourageantes, ce qui demontre la pertinence des choix adoptes. Pour certains exemples, ces performances sont meilleures que celles obtenues en utilisant des outils industriels